¿Cuáles son las diferencias entre los zócalos PCI-E X16, PCI-E 2.0 y PCI-E 3.0?
1. Diferentes características
1. Necesidad de PCI-E.
2. PCI-E 2.0: todos los productos pueden admitir la tecnología de bus PCI Express 2.0. El ancho de banda total de los puertos de expansión en modo X1 puede alcanzar 1 GB/s, y la interfaz gráfica X16 puede alcanzar un ancho de banda sorprendente. valor de 16 GB/s.
3. PCI-E 3.0: Se agregó un mecanismo de decodificación 128b/130b, que puede garantizar casi el 100% de eficiencia de transmisión. En comparación con la versión anterior del mecanismo 8b/10b, ha aumentado en un 25%, promoviendo así. El ancho de banda de transmisión se duplicó.
2. Diferentes velocidades de transmisión
1. PCI-E X16: utilizando el principio de funcionamiento en serie de alta velocidad, la velocidad de transmisión de la interfaz alcanza los 2,5 GHz.
2. PCI-E 2.0: Un paso más allá basado en la versión 1.0, la velocidad de la interfaz se incrementa a 5 GHz y el rendimiento de transmisión se duplica.
3. PCI-E 3.0: La velocidad de transferencia de datos alcanza 8GT/s, lo que mejora enormemente el ancho de banda del bus. La versión de servidor de la familia de procesadores Sandy Bridge de Intel también admitirá PCI-E 3.0 de forma nativa.
3. Principios diferentes
1. PCI-E X16: mayor rendimiento máximo del bus del sistema, menor número de pines de E/S y menor tamaño físico, mejor escalamiento del rendimiento del dispositivo del bus, más Mecanismos detallados de detección y generación de informes de errores (Informe avanzado de errores, AER) y capacidades nativas de conexión en caliente.
2. PCI-E 2.0: al utilizar el modo de trabajo punto a punto, cada dispositivo PCI tiene su propia línea de transmisión dedicada, por lo que no es necesario solicitar ancho de banda de todo el bus, lo que puede evitarse. Múltiples dispositivos compitiendo por el ancho de banda Problema, pero en un sistema PCI con una estructura compartida, varios dispositivos a menudo compiten por el ancho de banda.
3. PCI-E 3.0: instrucciones de multiplexación de datos, operaciones atómicas, mecanismo de ajuste dinámico de potencia, informe de tolerancia de retardo, orden de transferencia relajada, ajuste de tamaño del registro de dirección base (BAR), fallo de página de E/S, etc. .etc., mejorando así de manera integral la eficiencia de la plataforma, la flexibilidad del modelo de software y la escalabilidad de la arquitectura.
Enciclopedia Baidu-pci-e 3.0
Enciclopedia Baidu-PCI Express 2.0
Enciclopedia Baidu-pcie